上海 江蘇 浙江 安徽 PCB培訓 PCB行業平臺 郵箱登陸 聯系我們
                      緯亞聯系電話:0512-57933566
                      PCB設計技巧FAQ(2)服務

                      聯系我們

                      蘇州昆山緯亞PCB生產基地聯系方式
                      蘇州昆山緯亞電子科技有限公司

                      公司地址:昆山市千燈鎮善浦西路26號
                      公司電話Tel:0512-50139595
                      電子郵件Email: steven@pcbvia.com

                      首頁  技術支持  資料中心PCB設計技巧FAQ(2)

                      PCB設計技巧FAQ(2)

                      發布時間:2016-07-27 08:52:12 分類:資料中心

                       Q:

                      請問,模擬電源處的濾波經常是用LC電路。但是,我發現有時LC比RC濾波效果差,請問這是為什么,濾波時選用電感,電容值的方法是什么? 
                      A: 
                      LC與RC濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當。 因為電感的感抗(reactance)大小與電感值和頻率有關。如果電源的噪聲頻率較低,而電感值又不夠大,這時濾波效果可能不如RC。但是,使用RC濾波要付出的代價是電阻本身會耗能,效率較差,且要注意所選電阻能承受的功率。
                      電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時電流的反應能力。如果LC的輸出端會有機會需要瞬間輸出大電流,則電感值太大會阻礙此大電流流經此電感的速度,增加紋波噪聲(ripple noise)。
                      電容值則和所能容忍的紋波噪聲規范值的大小有關。紋波噪聲值要求越小,電容值會較大。而電容的ESR/ESL也會有影響。
                      另外,如果這LC是放在開關式電源(switching regulation power)的輸出端時,還要注意此LC所產生的極點零點(pole/zero)對負反饋控制(negative feedback control)回路穩定度的影響。 
                      Q:
                      對于lvds低壓差分信號,原則上是布線等長、平行,但實際上較難實現,是否能提供一些經驗?貴公司產品是否有試用版? 
                      A:
                      差分信號布線時要求等長且平行的原因有下列幾點:
                      1.平行的目的是要確保差分阻抗的完整性。平行間距不同的地方就等于是差分阻抗不連續。
                      2.等長的目的是想要確保時序(timing)的準確與對稱性。因為差分信號的時序跟這兩個信號交叉點(或相對電壓差值)有關,如果不等長,則此交叉點不會出現在信號振幅(swing amplitude)的中間,也會造成相鄰兩個時間間隔(time interval)不對稱,增加時序控制的難度。
                      3.不等長也會增加共模(common mode)信號的成分,影響信號完整性(signal integrity)。

                      Q:
                      電路板尺寸固定的情況下,如果設計中需要容納更多的功能,就往往需要提高pcb的走線密度,但是這樣有可能導致走線的相互干擾增強,同時走線過細也使阻抗無法降低,請專家介紹在高速(>100MHz)高密度pcb設計中的技巧? 
                      A: 
                      設計高速高密度pcb時,串擾(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:
                      1.控制走線特性阻抗的連續與匹配。
                      2.走線間距的大小。一般??吹降拈g距為兩倍線寬??梢酝高^仿真來知道走線間距對時序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結果可能不同。
                      3.選擇適當的端接方式。
                      4.避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重迭在一起,因為這種串擾比同層相鄰走線的情形還大。
                      5.利用盲埋孔(blind/buried via)來增加走線面積。但是pcb板的制作成本會增加。
                      在實際執行時確實很難達到完全平行與等長,不過還是要盡量做到。除此以外,可以預留差分端接和共模端接,以緩和對時序與信號完整性的影響。
                      若對蔽公司的Expedition系列產品有興趣,請電21-64159380,會有專人為您服務。

                      Q:
                      現在有哪些pcb設計軟件,如何用PROTEL99合理的設計符合自己要求的pcb.比如如何滿足高頻電路的要求,如何考慮電路滿足抗干擾的要求? 謝謝!! 
                      A: 
                      我沒有使用Protel的經驗,以下僅就設計原理來討論。
                      高頻數字電路主要是考慮傳輸線效應對信號質量與時序(timing)的影響。如特性阻抗的連續與匹配,端接方式的選擇,拓樸(topology)方式的選擇,走線的長度與間距,時鐘(或strobe)信號skew的控制等。
                      如果器件已經固定,一般抗干擾的方式是拉大間距或加ground guard traces

                      Q:
                      請問板子設計好,生產出來,DEBUG應從那幾個方面著手。 
                      A: 
                      就數字電路而言,首先先依序確定三件事情:
                      1.確認所有電源值的大小均達到設計所需。有些多重電源的系統可能會要求某些電源之間起來的順序與快慢有某種規范。
                      2.確認所有時鐘信號頻率都工作正常且信號邊緣上沒有非單調(non-monotonic)的問題。
                      3.確認reset信號是否達到規范要求。
                      這些都正常的話,芯片應該要發出第一個周期(cycle)的信號。接下來依照系統運作原理與bus protocol來debug。

                      Q:
                      請問適當選擇pcb與外殼接地的點的原則是什么?另外,一般pcb LAYOUT工程師總是根據DESIGN GUIDE/LAYOUT GUIDELINE做,我想了解一般制定GUIDE的是硬件/系統工程師,還是資深pcb工程師?誰應該對板級系統的性能負主要責任。謝謝! 
                      A:
                      與外殼接地點選擇的原則是利用chassis ground提供低阻抗的路徑給回流電流(returning current)及控制此回流電流的路徑。例如,通常在高頻器件或時鐘產生器附近可以借固定用的螺絲將pcb的地層與chassis ground做連接,以盡量縮小整個電流回路面積,也就減少電磁輻射。
                      誰應該負責制定guideline可能每個公司有不同的情況而有不同安排。Guideline的制定必須對整個系統、芯片、電路動作原理有充分的了解,才能制定出符合電氣規范且可實現的guideline。所以,以我個人的觀點,硬件系統工程師似乎較適合這個角色。當然,資深pcb工程師可以提供在實際實現時的經驗,使得這guideline可以實現的更好。

                      Q:
                      您能比較一下CandenceInnovedaMentorZuken公司各自的自動布線及SI仿真工具嗎?有沒有測試指標呢? 
                      A: 
                      通常各公司自動布線引擎的算法多多少少都會有各自較喜歡的繞線模式,如果所測試的板子的繞線模式較符合某種算法,則那一個工具所表現的結果可能會較好,這也是為什么每家公司都有他們各自的數據來宣稱他們的自動布線是最好的。所以,最好的測試方式就是用貴公司的設計在各家自動布線工具上來跑。測試的指針有繞線的完成率及所花的時間。
                      仿真工具最重要的是仿真引擎的精確度及對線路的模型與算法是否符合貴公司設計的需求。例如,如果所設計的時鐘頻率為400MHz,這時仿真工具能否提供正確的AC loss模型就很重要。其它可考慮使用者接口是否方便操作,是否有定制化(customization)的方法,利于batch run。

                      Q:
                      我想請問一個問題:因覺機器布的不如意,調整起來反而費時。我一般是用的手工布線,現在搞的pcb板多半要用引腳密度較大的貼片封裝芯片,而且帶總線的(ABUS,DBUS,CBUS等),因工作頻率較高,故引線要盡可能短.自然的就是很密的信號線勻布在小范圍面積的板子上。我現感覺到花的時間較多的是調整這些密度大的信號線, 一是調整線間的距離,使之盡可能的均勻。因為在布線的過程中,一般的都時不時的要改線。每改一次都要重新均勻每一根已布好的線的間距。越是布到最后,這種情況越是多。 二是調整線的寬度,使之在一定寬度中盡可能的容下新増加的線。一般一條線上有很多彎曲,一個彎就是一段,手工調整只能一段一段地調整,調整起來也費時間。 我想如果在布線的過程中,能按我的思路先粗粗地手工拉線,完了以后, 軟件能從這兩個方面幫我自動地調整?;蚴羌幢阋巡纪?,如要改線,也是粗粗地改一下,然后讓軟件調整。甚至,到最后我覺的需要調整元件的封裝,也就是說整片布線都需要調整,都讓軟件來干。那樣就要快多了.我用的是Protel98。我知道這軟件能做自動均勻調整元件封裝的距離而不能自動調整線距和線寬??赡苁瞧渲械囊恍┕δ芪疫€不會用,或是有其他什么辦法,在此請教一下。 
                      A:
                      線寬和線距是影響走線密度其中兩個重要的因素。一般在設計工作頻率較高的板子時,布線之前需要先決定走線的特性阻抗。在pcb迭層固定的情況下,特性阻抗會決定出符合的線寬。而線距則和串擾(Crosstalk)大小有絕對的關系。最小可以接受的線距決定于串擾對信號時間延遲與信號完整性的影響是否能接受。這最小線距可由仿真軟件做預仿真(pre-simulation)得到。也就是說,在布線之前,需要的線寬與最小線距應該已經決定好了,并且不能隨意更動,因為會影響特性阻抗和串擾。這也是為什幺大部分的EDA布線軟件在做自動布線或調整時不會去動線寬和最小線距。
                      如果這線寬和最小線距已經設定好在布線軟件,則布線調整的方便與否就看軟件繞線引擎的能力強弱而定。如果您對蔽公司Expedition有興趣試看看我們的繞線引擎,請電21-64159380,會有專人為您服務。

                      Q:
                      我公司打算采用柔性電路板設計來解決小型成像系統中信號傳送和電路板互接的問題。請問剛柔板設計是否需要專用設計軟件與規范?另外國內何處可以承接該類電路板加工?謝謝。 
                      A:
                      可以用一般設計pcb的軟件來設計柔性電路板(Flexible Printed Circuit)。一樣用Gerber格式給FPC廠商生產。由于制造的工藝和一般pcb不同,各個廠商會依據他們的制造能力會對最小線寬、最小線距、最小孔徑(via)有其限制。除此之外,可在柔性電路板的轉折處鋪些銅皮加以補強。至于生產的廠商可上網”FPC”當關鍵詞查詢應該可以找到。

                      Q:
                      能介紹一些國外的目前關于高速pcb設計水平、加工能力、加工水平、加工材質以及相關的技術書籍和資料嗎? 
                      A: 
                      現在高速數字電路的應用有通信網路和計算機等相關領域。在通信網路方面,pcb板的工作頻率已達GHz上下,迭層數就我所知有到40層之多。計算機相關應用也因為芯片的進步,無論是一般的PC或服務器(Server),板子上的最高工作頻率也已經達到400MHz (如Rambus) 以上。因應這高速高密度走線需求,盲埋孔(blind/buried vias)、mircrovias及build-up制程工藝的需求也漸漸越來越多。 這些設計需求都有廠商可大量生產。
                      以下提供幾本不錯的技術書籍:
                      1.Howard W. Johnson,“High-Speed Digital Design – A Handbook of Black Magic”;
                      2.Stephen H. Hall,“High-Speed Digital System Design”;
                      3.Brian Yang,“Digital Signal Integrity”;

                      Q:
                      我覺得信號線特性阻抗的微帶線和帶狀線模型都是要參考地平面的,現在我想問一下,如果信號線下面的銅皮都被掏空,沒有參考的地平面,該如何計算頂層的信號線的特性阻抗?另外,我看一些資料寫在消除信號線上噪聲方面,電源平面也可以和地平面起相同的作用,是嗎? 
                      A:
                      沒有參考平面時電場與磁場的互動關系與有參考平面時不同,而這互動關系會影響到特性阻抗的值?,F在絕大部分特性阻抗的計算公式都是假設有參考平面的, 我還沒看到這種無參考平面的特性阻抗公式。但是,可以用TDR (Time Domain Reflectometer)對實際的板子做量測來得到無參考平面的特性阻抗。
                      信號線上的噪聲產生的原因是別的線上的信號所產生的電場和磁場的能量經由mutual inductance及mutual capacitance而傳到被感染的信號線上。電源平面和地平面基本上都是金屬平面,所以對電場磁場都有屏蔽效應(shielding effect)。

                      來源:PCB設計技巧FAQ(2)

                      瀏覽"PCB設計技巧FAQ(2)"的人還關注了

                      版權所有:昆山緯亞電子科技有限公司      技術支持:李麟
                      少妇3P黑人叫声惨